Skip to content

Схема сумматора в ewb

Скачать схема сумматора в ewb fb2

В этой главе давайте поговорим об основных арифметических схемах, таких как двоичный сумматор и двоичный вычитатель. Эти схемы могут работать с двоичными значениями 0 и 1. Самая основная арифметическая операция — сложение.

Схема, которая выполняет сложение двух двоичных чисел, называется двоичным сумматором. Во-первых, давайте реализуем сумматор, который выполняет сложение двух битов. Половина сумматора представляет собой комбинационную схему, которая выполняет сложение двух двоичных чисел A и B, состоящих из одного бита. Когда мы добавляем два бита, результирующая сумма может иметь значения в диапазоне от 0 до 2 в десятичном виде. Мы можем представить десятичные цифры 0 и 1 одним битом в двоичном виде.

Но мы не можем представить десятичную цифру 2 с одним битом в двоичном виде. Итак, нам требуется два бита для представления его в двоичном виде. Пусть, sum, S — младший значащий бит и перенос, C — старший значащий бит полученной суммы. Для первых трех комбинаций входов, carry, C равен нулю, а значение S будет равно нулю или единице в зависимости от количества единиц, присутствующих на входах.

Но, для последней комбинации входных данных, carry, C равен единице, а sum равен нулю, поскольку результирующая сумма равна двум.

Из таблицы Truth мы можем напрямую записать логические функции для каждого вывода как. Принципиальная электрическая схема полумесяца показана на следующем рисунке.

Следовательно, Half-сумматор выполняет сложение двух битов. Полный сумматор представляет собой комбинационную схему, которая выполняет сложение трех битов A, B и C в. Когда мы добавляем три бита, результирующая сумма может иметь значения в диапазоне от 0 до 3 в десятичном виде.

Арифметические сумматоры являются составной частью так называемых арифметико-логических устройств АЛУ микропроцессоров МП. Они используются также для формирования физического адреса ячеек памяти в МП с сегментной организацией памяти. В программе EWB арифметические сумматоры представлены в библиотеке Digital двумя базовыми устройствами, показанными на рис. Многоразрядный сумматор создается на базе одного полусумматора и n полных сумматоров. В качестве примера на рис.

Для исследования внутренней структуры и логики функционирования сумматоров как нельзя лучше подходит логический преобразователь. После подключения полусумматора к преобразователю согласно рис.

fb2, txt, rtf, fb2